超高速ネットワークにおける背景トラフィックの解析と利用可能帯域推定システムの構築

超高速网络背景流量分析及可用带宽估算系统构建

基本信息

  • 批准号:
    11J09252
  • 负责人:
  • 金额:
    $ 0.45万
  • 依托单位:
  • 依托单位国家:
    日本
  • 项目类别:
    Grant-in-Aid for JSPS Fellows
  • 财政年份:
    2011
  • 资助国家:
    日本
  • 起止时间:
    2011 至 2013
  • 项目状态:
    已结题

项目摘要

利用可能帯域推定値によるトラフィック制御について研究を行った。また、40Gbpsネットワーク実験のため、ハードウェアのIPコアの動作検証を行った。利用可能帯域推定値によるトラフィック制御については、推定によって得られた利用可能帯域値を用いて、実際に自分が流すトラフィックを適切に制御できるかどうかを検証した。適切に制御できる状態、とは背景トラフィックにバースト化したトラフィックが存在していない場合に大まかな利用可能帯域がわかるということと、背景トラフィックにバースト化したトラフィックが存在している場合にバースト化したトラフィックのパターン(周期とタイミング)がわかっているということである。さらに実際に自分のトラフィックを動的に制御することが必要となる。まず実験室内のネットワークにおいて、擬似的に発生させた背景トラフィックのパターンが検出できるか確かめた。次に11月に米国シアトルで行われたSC2011にて、東京大学とSC11会場を結ぶ日米遠距離ネットワーク上において、実際の背景トラフィックに対して利用可能帯域の推定とトラフィックパターンの抽出を試みる実験を行った。実験結果は、トラフィックの周期とタイミングが正しく推定できた背景トラフィックもあったが、できなかったものもあった。その後、実験結果の詳細な解析を行った。また、40Gbpsのネットワーク実験を行うためのFPGAを用いた実験基板のため、論理回路のIPコアについての動作検証を行った。動作検証のためにQSFPポートを2個搭載したHitech Global社製の40GbpsFPGA基板を使用した。FPGAはXilinx Virtex-6である。10Gbps PHYを使用する回路と使用しない回路の2通りについて、XilinxのGTH TransceiverのIPコアを使用して論理回路を作成したが、正しく通信を行うことができなかったため、40 Gigabit Ethernet用のMAC/PCS IPコアを使用した論理回路を用いる方向性で検証を実施した。
Utilization of the possible area estimation of the value of the control system is carried out.また, 40Gbps ネットワーク実験のため, ハードウェアのIPコアのaction検证を行った. Usability areas are estimated to be in use寯区夤を用いて、実记に自分が流すトラフィックをsuitable control できるかどうかを検证した. Appropriate control status, background control status and control statusがexistent していないoccasion に大まかな Utilization possible 寯区 がわかるということと、Background トラフィックにバースト化したトラフィックがexistent しているoccasion にバースト化したトラフィックのパターン(cyclic とタイミング)がわかっているということである. The さらに実记に自分のトラフィックをactivated にcontrolすることが必となる.まず実験内のネットワークにおいて、similar に発生させたBackgroundトラフィックのパターンが検出できるか真かめた. Next November, the U.S. National Science and Technology Commission SC2011 will be held, and the Tokyo University and SC11 venue will be held at a distance.おいて、実记のBackgroundトラフィックに対して Utilization is possible寯区のIt is presumed that the とトラフィックパターンのdraws out the test みる実験を行った.実験RESULTは、トラフィックのcyclicとタイミングが正しくESTIMATIONきたBackgroundトラフィックもあったが、できなかったものもあった.その后、実験 ResultsのDetailed analysisを行った.また、40Gbpsのネットワーク実験を行うためのFPGAを用いた実験 substrate のため, theoretical circuit のIP コアについてのaction 検证 を行った. The operation certificate is based on the use of 2 QSFP modules equipped with 40Gbps FPGA substrates manufactured by Hitech Global. FPGA is based on Xilinx Virtex-6. 10Gbps PHY uses するloop and uses しないloopの2通りについて、XilinxのGTH Transceiver IP コアを uses して theoretical circuit を made したが, 正しくcommunication を行うことができなかったため, MAC/PCS for 40 Gigabit Ethernet IPコアを uses the theoretical circuit and uses the directionality to prove the application.

项目成果

期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)

数据更新时间:{{ journalArticles.updateTime }}

{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

数据更新时间:{{ journalArticles.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ monograph.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ sciAawards.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ conferencePapers.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ patent.updateTime }}

小泉 賢一其他文献

小泉 賢一的其他文献

{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}
{{ showInfoDetail.title }}

作者:{{ showInfoDetail.author }}

知道了