再構成型機能装置付き計算機のためのプログラミング支援ツールに関する研究
具有可重构功能器件的计算机编程支持工具的研究
基本信息
- 批准号:08780298
- 负责人:
- 金额:$ 0.58万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Encouragement of Young Scientists (A)
- 财政年份:1996
- 资助国家:日本
- 起止时间:1996 至 无数据
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
研究実施計画にしたがい,「再構成型機能装置付き計算機のためのプログラミング支援ツールに関する研究」を行った.主な研究成果を以下に示す.計算機の構成要素である機能装置(主に演算装置)の構成を構成情報のみ変えることで任意の機能を実現できる再構成型機能装置付き計算機において,その性能を最大限に発揮させるためには通常の計算機システムにおけるコンパイラに相当するプログラミング支援が不可欠である.プログラミング支援には,大きく分けて二つの処理がある.ひとつは,プログラミング言語によって記述されたプログラムのデータおよび制御に関する依存関係や動的実行特性を解析し,ハードウェア化することで処理速度の向上に効果がある部分の抽出を行う処理.もうひとつは,ハードウェア資源情報を基にして機能装置のハードウェアを自動生成する処理である.これらの処理の多くは既存の技術を応用することで対処可能であるが、特に後者の処理で必要なハードウェア実装は動作検証の高速化を図ることが再構成型機能装置付き計算機のためのプログラミング支援ツールとして不可欠となっている.そこで,ハードウェア実装および動作検証の高速化のために必要な技術を重点的に検討した.具体的には,まずハードウェア記述言語で記述された様々な機能装置をハードウェア記述言語のレベルで解析し必要な論理回路要素に細分化を行う.さらに実装デバイスの規模や端子数を考慮して細分化した論理回路要素を複数個毎にまとめながら分割実装可能なグループに分ける処理を行う.この細分化とグループ化の処理を行う処理プログラムを作成し実際に評価を行ったところ,実装および動作検証の高速化を図れることが確認できた.このことから再構成型機能装置付き計算機のためのプログラミング支援ツールとして有効であることが見込まれる.
In the research implementation project,"Research on the support of reconfigurable functional devices for computer" was carried out. The main research results are shown below. Computer components, functional devices (main computing devices), component information, arbitrary functions, re-component functional devices, computer components, maximum performance, support, etc. The main reason for this is that there are two kinds of problems. In order to analyze the behavior characteristics of the dependent relationship between the speech description and the control, the processing speed is increased, and the results are extracted. The resource information is automatically generated based on the functional device. The processing of this kind of equipment is necessary to improve the speed of operation and verification, and the reconstruction of functional devices is necessary to improve the support of computers. In this regard, it is necessary to focus on the technical aspects of high-speed operation and test. Specifically, the description of speech, description of functional devices, analysis of necessary logic loop elements, subdivision of lines. The size of the device and the number of terminals are taken into account, and the logical circuit elements are divided into a plurality of components. The segmentation and optimization of the processing, processing and optimization of the processing. This is the first time that a computer has been reorganized into a functional device.
项目成果
期刊论文数量(2)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
空岡,田中,久我: "FPGAを用いた論理エミュレータにおけるRTLレベルのHDL分割手法" 情報処理学会研究報告. 97-DA-83. 25-32 (1997)
Soraoka、Tanaka、Kuga:“使用 FPGA 的逻辑仿真器中的 RTL 级 HDL 划分方法”日本信息处理学会研究报告 97-DA-83 (1997)。
- DOI:
- 发表时间:
- 期刊:
- 影响因子:0
- 作者:
- 通讯作者:
空岡,田中,久我: "HDL記述によるディジタル回路の複数FPGAに対する分割手法" 情報処理学会第35回全国大会講演論文集. 1. 1-25-1-26 (1996)
Soraoka、Tanaka、Kuga:“使用 HDL 描述将数字电路划分为多个 FPGA”第 35 届日本信息处理学会全国会议论文集 1. 1-25-1-26 (1996)。
- DOI:
- 发表时间:
- 期刊:
- 影响因子:0
- 作者:
- 通讯作者:
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
久我 守弘其他文献
久我 守弘的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('久我 守弘', 18)}}的其他基金
超並列計算機のための運転監視機構に関する研究
大规模并行计算机运行监控机制研究
- 批准号:
06780275 - 财政年份:1994
- 资助金额:
$ 0.58万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
機械命令レベル並列処理プロセッサの設計支援環境に関する研究
机器指令级并行处理处理器设计支持环境研究
- 批准号:
05780259 - 财政年份:1993
- 资助金额:
$ 0.58万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
相似海外基金
自動回路分割機能を備えた論理エミュレータシステムの研究開発
具有自动电路划分功能的逻辑仿真器系统的研发
- 批准号:
09750387 - 财政年份:1997
- 资助金额:
$ 0.58万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
回路分割と潜在性を利用した大規模集積回路シミュレーションエンジンに関する研究
基于电路划分和延迟的大规模集成电路仿真引擎研究
- 批准号:
02750259 - 财政年份:1990
- 资助金额:
$ 0.58万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)