Design of a Universal VLSI Platform for Highly-Safe Intelligent Systems Applications
面向高安全智能系统应用的通用超大规模集成电路平台设计
基本信息
- 批准号:25280011
- 负责人:
- 金额:$ 8.15万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Scientific Research (B)
- 财政年份:2013
- 资助国家:日本
- 起止时间:2013-04-01 至 2016-03-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
项目成果
期刊论文数量(28)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Architecture of an Asynchronous FPGA for Handshake-Component-Based Design
- DOI:10.1587/transinf.e96.d.1632
- 发表时间:2012-09
- 期刊:
- 影响因子:0
- 作者:Y. Komatsu;M. Hariyama;M. Kameyama
- 通讯作者:Y. Komatsu;M. Hariyama;M. Kameyama
危険要素の抽出に基づく高安全知能システム
基于危险元素提取的高安全智能系统
- DOI:
- 发表时间:2014
- 期刊:
- 影响因子:0
- 作者:Ahmed Awad;Atsushi Takahashi;Satoshi Tanaka;Chikaaki Kodama;大河原茂樹,Lukac Martin,亀山充隆
- 通讯作者:大河原茂樹,Lukac Martin,亀山充隆
リアルワールド応用知能システムとそのVLSIコンピューティングプラットフォームの展望
现实世界应用智能系统及其VLSI计算平台的前景
- DOI:
- 发表时间:2015
- 期刊:
- 影响因子:0
- 作者:Ahmed Awad;Atsushi Takahashi;亀山充隆
- 通讯作者:亀山充隆
Bayesian Network for Algorithm Selection: Real-World Hierarchy for Nodes Reduction
用于算法选择的贝叶斯网络:节点减少的真实世界层次结构
- DOI:10.1109/icawst.2013.6765411
- 发表时间:2013
- 期刊:
- 影响因子:0
- 作者:Katsuhiro Ueno;Atsushi Ohori;Lukac M. and Kameyama M.
- 通讯作者:Lukac M. and Kameyama M.
A Bit-Serial Reconfigurable VLSI Based on a Multiple-Valued X-Net Data Transfer Scheme
基于多值X-Net数据传输方案的位串行可重构VLSI
- DOI:10.1587/transinf.e96.d.1449
- 发表时间:2013
- 期刊:
- 影响因子:0.7
- 作者:Xu Bai;Michitaka Kameyama
- 通讯作者:Michitaka Kameyama
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
Kameyama Michitaka其他文献
Kameyama Michitaka的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('Kameyama Michitaka', 18)}}的其他基金
Development of a Data-Transfer-Bottleneck-Free Nonvolatile Logic-In-Memory Multiple-Valued VLSI
开发无数据传输瓶颈的非易失性内存逻辑多值 VLSI
- 批准号:
26630145 - 财政年份:2014
- 资助金额:
$ 8.15万 - 项目类别:
Grant-in-Aid for Challenging Exploratory Research
相似海外基金
リアルワールド応用低消費電力リコンフィギャラブルVLSIプロセッサの開発
开发实际应用低功耗可重构VLSI处理器
- 批准号:
13780186 - 财政年份:2001
- 资助金额:
$ 8.15万 - 项目类别:
Grant-in-Aid for Young Scientists (B)