Study on Implementation for Greatly Reducing Power Dissipation of Serial Communication Mechanisms
大幅降低串行通信机制功耗的实现方法研究
基本信息
- 批准号:15H02254
- 负责人:
- 金额:$ 27.21万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Scientific Research (A)
- 财政年份:2015
- 资助国家:日本
- 起止时间:2015-04-01 至 2018-03-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
项目成果
期刊论文数量(3)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Improvement of Line Coding Overhead Targeting Both Run-Length and DC-Balance
针对运行长度和直流平衡的线路编码开销的改进
- DOI:
- 发表时间:2016
- 期刊:
- 影响因子:0
- 作者:Sarat Yoowattana;Tomohiro Yoneda
- 通讯作者:Tomohiro Yoneda
Novel Delay Elements for Bundled-Data Transfer Circuits Based on Two-Phase Handshaking Protocols
- DOI:10.1109/async.2018.00012
- 发表时间:2018-05
- 期刊:
- 影响因子:0
- 作者:Masashi Imai;Shinichiro Akasaka;T. Yoneda
- 通讯作者:Masashi Imai;Shinichiro Akasaka;T. Yoneda
A New Encoding Mechanism for Low Power Inter-Chip Serial Communication in Asynchronous Circuits
异步电路中低功耗片间串行通信的一种新编码机制
- DOI:
- 发表时间:2015
- 期刊:
- 影响因子:0
- 作者:Tomohiro Yoneda;Masashi Imai
- 通讯作者:Masashi Imai
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
YONEDA Tomohiro其他文献
YONEDA Tomohiro的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('YONEDA Tomohiro', 18)}}的其他基金
Optimization techniques for asynchronous circuit design
异步电路设计的优化技术
- 批准号:
23300020 - 财政年份:2011
- 资助金额:
$ 27.21万 - 项目类别:
Grant-in-Aid for Scientific Research (B)
A Fundamental Study on Hardware Accelerator for SVG
SVG硬件加速器的基础研究
- 批准号:
20500059 - 财政年份:2008
- 资助金额:
$ 27.21万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Research on an efficient analysis method of real-time software based on a level oriented net model
基于面向层次网络模型的实时软件高效分析方法研究
- 批准号:
15300009 - 财政年份:2003
- 资助金额:
$ 27.21万 - 项目类别:
Grant-in-Aid for Scientific Research (B)
Research on a synthesis and verification tool for high performance asynchronous circuits
高性能异步电路综合与验证工具的研究
- 批准号:
12680334 - 财政年份:2000
- 资助金额:
$ 27.21万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Research on formal verification of asynchronous logic circuits with bounded delays
有界时延异步逻辑电路形式化验证研究
- 批准号:
09680329 - 财政年份:1997
- 资助金额:
$ 27.21万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Research on Self-Checking VLSI Processors
自检超大规模集成电路处理器的研究
- 批准号:
60460132 - 财政年份:1985
- 资助金额:
$ 27.21万 - 项目类别:
Grant-in-Aid for General Scientific Research (B)














{{item.name}}会员




