大規模データアプリケーションに適したメモリシステムの研究
适合大规模数据应用的存储系统研究
基本信息
- 批准号:15700046
- 负责人:
- 金额:$ 2.3万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Young Scientists (B)
- 财政年份:2003
- 资助国家:日本
- 起止时间:2003 至 2004
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
本研究ではプロセッサ内のメモリを従来のキャッシュとして使用するのみでなく,再構成により大規模データに対処するための入出力バッファとして使用する方式,およびDRAM構造を利用した連続データアクセスを可能とするメモリコントローラの構成法を提案し,それらの協調動作により実現される高速大規模データアクセス機構を評価する.本年度は提案する再構成キャッシュ方式をデータベース処理に適用した場合の性能評価に関して国際ワークショップInternational Workshop on Innovative Architecture for Future Generation High-Performance Processors and Systemsのポストプロシーディングに投稿し,採録された.また、本提案手法とデータベース処理における評価をまとめたものを日本データベース学会Letters(DBSJ)に投稿し、採録された。16年度は主にデータベース処理を対象とした評価を行い、さらに前年度までに設計した基本機能に加え、高速フィルタリングを可能とするモジュールの回路設計および回路シミュレーションによる論理検証および性能評価を行った.VHDL言語による回路記述は本学で既に設置されているワークステーションを使用して行った.記述した回路に対してシミュレーション,論理合成,ターゲットデバイスへの配置・配線を行うために,Xilinx社のシミュレーション,論理合成,配置・配線の統合ツールであるISE Foundationを購入(一年間ライセンス)して使用した.また、メモリコントローラからPCIデバイスを制御する回路の開発のために、PCIのIPコアであるUO-DI-PCI-ALを購入して使用した。
In this study, we propose a new method for the construction of DRAM structures, and evaluate the coordinated operation of DRAM structures. This year's proposal is to reconstitute the framework of the International Workshop on Innovative Architecture for Future Generation High-Performance Processors and Systems for performance evaluation in applicable situations. This proposal was submitted to the Japanese Academy of Science Letters(DBSJ) for review. In 2016, the main circuit design and loop logic evaluation were conducted. In 2016, the design and loop logic evaluation were conducted. In 2016, the design and loop logic evaluation were conducted. In 2016, the design and loop logic evaluation were conducted. In 2016, the design and loop logic evaluation were conducted. Description of the loop design, logic synthesis, configuration and wiring of the Xilinx company design, logic synthesis, configuration and wiring integration, ISE Foundation purchase (one year design) and use. UO-DI-PCI-AL is purchased and used in the development and control of the PCI network.
项目成果
期刊论文数量(5)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Highly Functional Memory Architecture for Large-Scale Data Applications
适用于大规模数据应用的高性能内存架构
- DOI:
- 发表时间:2004
- 期刊:
- 影响因子:0
- 作者:Kiyofumi Tanaka;Tomoharu Fukawa
- 通讯作者:Tomoharu Fukawa
Kiyofumi Tanaka: "Fast Context Switching by Hierarchical Task Allocation and Reconfigurable Cache"Post-Proceedings of International Workshop on Innovative Architecture for Future Generation High-Performance Processors and Systems, IEEE Computer Society Pr
Kiyofumi Tanaka:“Fast Context Switching by Hierarchical Task Allocation and Reconfigurable Cache”下一代高性能处理器和系统创新架构国际研讨会后论文集,IEEE计算机学会论文集
- DOI:
- 发表时间:
- 期刊:
- 影响因子:0
- 作者:
- 通讯作者:
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
田中 清史其他文献
Reducing Jitter and Energy in Hard Real-time Systems Using Intra-task DVFS Technique
使用任务内 DVFS 技术减少硬实时系统中的抖动和能量
- DOI:
- 发表时间:
2018 - 期刊:
- 影响因子:0
- 作者:
Boyu Tseng;田中 清史 - 通讯作者:
田中 清史
田中 清史的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('田中 清史', 18)}}的其他基金
エッジAIサーバ向けリアルタイムスケジューリング
边缘AI服务器实时调度
- 批准号:
23K11030 - 财政年份:2023
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
IoTデバイスのための組込みアプリケーションへの自動適応化技術
物联网设备嵌入式应用的自动适配技术
- 批准号:
19K11873 - 财政年份:2019
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
超並列計算機システムにおける相互結合網通信のコンバイニング技法
大规模并行计算机系统中互连网络通信的组合技术
- 批准号:
98J04484 - 财政年份:1998
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for JSPS Fellows
相似海外基金
Reconfigurable neural network processor with flexible-granularity parallelism
具有灵活粒度并行性的可重构神经网络处理器
- 批准号:
23K16856 - 财政年份:2023
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
大容量メモリ環境上のグラフ特徴量抽出アルゴリズムの性能最適化
大内存环境下图特征提取算法的性能优化
- 批准号:
21K17749 - 财政年份:2021
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
超効率近似計算アーキテクチャを実現する適応型アプロキシメイト・メモリシステム
实现超高效近似计算架构的自适应近似存储系统
- 批准号:
21J11687 - 财政年份:2021
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for JSPS Fellows
Write latency reduction on PCM for approximate computing
减少 PCM 上的写入延迟以进行近似计算
- 批准号:
20K11728 - 财政年份:2020
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Coscheduling Methods for Next-Generation Large-Scaled Systems with Heterogenous Memories
具有异构存储器的下一代大规模系统的协同调度方法
- 批准号:
20K19766 - 财政年份:2020
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
ハードソフト連携・精緻な電子制御による不揮発性メモリシステムのエラー最小化の研究
通过软硬件协调和精确电子控制实现非易失性存储系统错误最小化的研究
- 批准号:
20H04159 - 财政年份:2020
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Scientific Research (B)
Research on non-volatile memory system for deep learning applications
深度学习应用的非易失性存储系统研究
- 批准号:
19K15051 - 财政年份:2019
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
複合型メインメモリのための次世代型メモリ管理方式の創出
创建下一代复合主存储器的存储器管理方法
- 批准号:
19K20232 - 财政年份:2019
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
Exploiting High-Bandwidth and Large-Capacity on Hybrid Main Memories through Pattern-Aware Optimization
通过模式感知优化利用混合主存储器的高带宽和大容量
- 批准号:
18K18021 - 财政年份:2018
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
超伝導プロセッサ向けメモリシステムに関する研究
超导处理器存储系统研究
- 批准号:
18J21274 - 财政年份:2018
- 资助金额:
$ 2.3万 - 项目类别:
Grant-in-Aid for JSPS Fellows