ロジックインコントロール多値リコンフィギャラブルVLSI
逻辑控制多值可重构 VLSI
基本信息
- 批准号:21656088
- 负责人:
- 金额:$ 1.92万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Challenging Exploratory Research
- 财政年份:2009
- 资助国家:日本
- 起止时间:2009 至 2010
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
現在のFPGAでは,ステートマシンなどによる制御信号生成と論理演算との混在に適する構成となっていないため,データパス遅延のみならず制御遅延が大きい,ハードリソースが有効に活用されない,などの問題がある.本研究では,これらの問題を解決するため高駆動能力を有する差動対回路を徹底的に活用した,低電力細粒度多値リコンフィギャラブルVLSIを開発した.(1)ロジックインコントロールアーキテクチャコントロールデータフローグラフの1個の演算ノードを1個の演算器に割り当てる直接アロケーションのみではなく,複数演算ノードを1個の演算器で共有する演算器共有アロケーションを可能にするロジックインコントロールアーキテクチャの構成方法を検討し,制御回路の効率的実現のため1個の状態を1個のセルに割り当てる方式を考案し,3段シリーズゲーティング差動対回路などの演算ハードウェアリソースとの共有化,及びセル間多値信号転送によるスイッチブロック面積の削減を可能にしている.65nmCMOSデザインルールにより本セルの試作を行い,その有用性を確認した.(2)電流源制御による低電力化差動対回路の負荷トランジスタをオンに変化させた場合,その出力電圧がある値以上になれば出力が整定していることに着目し,1クロック内での差動対回路の細粒度電流制御を行う方式を考案した.この電流制御により,ロジックインコントロールアーキテクチャに基づく多値リコンフィギャラブルVLSIの低周波数動作時の低消費電力化が可能となることを明らかにした.(3)チップ内パケット転送制御信号を局所的だけではなく遠くに転送できれば,さらに豊冨な制御機能を備えることができる.このため,チップ内パケット転送方式に基づくレジスタ間転送を行うアーキテクチャを考案し,制御メモリの大幅な減少に有効であることを明らかにした.
Now FPGA control signal generation and logic calculation and mix in the structure of the system, the delay of the system control delay, the use of the system, the problem. This study aims to solve the problem of high dynamic capability, complete utilization of differential circuits, and development of low power fine grain multi-channel VLSI. (1)A method for constructing a complex algorithm is discussed, wherein the algorithm is shared by one algorithm and the algorithm is shared by one algorithm. The efficiency of the control loop is realized in one state, one state and one state. The mode of the control loop is examined. The three-stage differential circuit is calculated in the same way as the control loop. The usefulness of the control loop is confirmed in the trial operation. (2)Current source control for low power differential circuit load adjustment, when the output voltage is higher than the value, the output adjustment, when the current source control is lower than the value, the differential circuit in the differential circuit load adjustment, when the output voltage is higher than the value, the output adjustment, when the output voltage is lower than the value, the output adjustment, when the output voltage is higher than the value, the output adjustment, when the output voltage is higher than the output adjustment, when the output adjustment, The current control system is capable of reducing power consumption during low-frequency operation of VLSI. (3)The control function of the remote control signal is prepared. This is the first time that we've seen this.
项目成果
期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Multiple-Valued Reconfigurable VLSI Processor Based on Superposition of Data and Control Signals
基于数据和控制信号叠加的多值可重构VLSI处理器
- DOI:
- 发表时间:2009
- 期刊:
- 影响因子:0
- 作者:Nobuaki Okada;Michitaka Kameyama
- 通讯作者:Michitaka Kameyama
Low-Power Multiple-Valued Reconfigurable VLSI Based on Superposition of Bit-Serial Data and Current-Source Control Signals
基于位串行数据和电流源控制信号叠加的低功耗多值可重构VLSI
- DOI:
- 发表时间:2010
- 期刊:
- 影响因子:0
- 作者:Akitaka Ishikawa;Nobuaki Okada;Michitaka Kameyama
- 通讯作者:Michitaka Kameyama
Design of a Fine-Grain Reconfigurable VLSI Based on Logic-In-Control Architecture
基于逻辑控制架构的细粒度可重构VLSI设计
- DOI:
- 发表时间:2009
- 期刊:
- 影响因子:0
- 作者:Nobuaki Okada;Michitaka Kameyama
- 通讯作者:Michitaka Kameyama
High-Performance Digit-Serial Multiple-Valued Reconfigurable VLSI Utilizing Sharing of Differential-Pair-Circuit Current Sources
利用差分对电路电流源共享的高性能数字串行多值可重构 VLSI
- DOI:
- 发表时间:2011
- 期刊:
- 影响因子:0
- 作者:Xu Bai;Nobuaki Okada;Michitaka Kameyama
- 通讯作者:Michitaka Kameyama
High-performance Multiple-valued Reconfigurable VLSI Using Logic Blocks with High-Driving Capability
使用具有高驱动能力的逻辑块的高性能多值可重构VLSI
- DOI:
- 发表时间:2010
- 期刊:
- 影响因子:0
- 作者:Xu Bai;Nobuaki Okada;Michitaka Kameyama
- 通讯作者:Michitaka Kameyama
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
亀山 充隆其他文献
Decision Diagram Techniques for Micro- and Nanoelectronic Design HANDBOOK, S.N. Yanushkevich, D.M. Milller, V.P. Shmerko, and R.S. Stankovic (著), "Decision Diagram Techniques for Micro- and Nanoelectronic Design HANDBOOK", CRC Press, (2006), B5判, 定価($99.95)
微电子和纳米电子设计手册的决策图技术,S.N. Yanushkevich、D.M. Miller、V.P. Shmerko 和 R.S. Stankovic(作者),“微电子和纳米电子设计手册的决策图技术”,CRC Press,(2006 年),标价(99.95 美元)
- DOI:
- 发表时间:
2006 - 期刊:
- 影响因子:0
- 作者:
亀山 充隆 - 通讯作者:
亀山 充隆
データ圧縮に基づく画像処理VLSIアーキテクチャとその応用
基于数据压缩的图像处理VLSI架构及其应用
- DOI:
- 发表时间:
2007 - 期刊:
- 影响因子:0
- 作者:
吉田 恒;小林 康浩;張山 昌論;亀山 充隆 - 通讯作者:
亀山 充隆
Reliable stereo matching for highly-safe intelligent vehicles and its VLSI implementation
- DOI:
- 发表时间:
2000 - 期刊:
- 影响因子:0
- 作者:
亀山 充隆 - 通讯作者:
亀山 充隆
3次元情報を用いた車両検出アルゴリズムとそのVLSIアーキテクチャ
利用3D信息的车辆检测算法及其VLSI架构
- DOI:
- 发表时间:
2007 - 期刊:
- 影响因子:0
- 作者:
山下 健策;佐々木 明夫;張山 昌論;亀山 充隆 - 通讯作者:
亀山 充隆
亀山 充隆的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('亀山 充隆', 18)}}的其他基金
カスタムアクセラレータを有する高性能計算ヘテロジニアスプラットフォーム
具有定制加速器的高性能计算异构平台
- 批准号:
11F01347 - 财政年份:2011
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for JSPS Fellows
自律適応制御を指向したプログラマブルロジックインメモリVLSI
用于自主自适应控制的可编程内存逻辑 VLSI
- 批准号:
18656101 - 财政年份:2006
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Exploratory Research
超並列リコンフィギャラブル多値VLSIコンピューティングに関する研究
大规模并行可重构多级VLSI计算研究
- 批准号:
16656103 - 财政年份:2004
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Exploratory Research
知的情報処理用多値スーパーチップのアーキテクチャに関する研究
智能信息处理多级超级芯片体系结构研究
- 批准号:
61750367 - 财政年份:1986
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
高性能4値 MOS 集積回路の試作と知能ロボット視覚情報処理システムへの応用
高性能四电平MOS集成电路的样机制作及其在智能机器人视觉信息处理系统中的应用
- 批准号:
60750360 - 财政年份:1985
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
4値集積回路の試作とその画像処理専用プロセッサへの応用に関する研究
四值集成电路原型制作及其在专用图像处理处理器中的应用研究
- 批准号:
59750300 - 财政年份:1984
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
4値集積回路の試作とその高精度・高速演算用プロセッサへの応用に関する研究
四级集成电路原型制作及其在高精度、高速算术处理器中的应用研究
- 批准号:
58750314 - 财政年份:1983
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)
多値論理に基づく画像処理専用プロセッサの構成に関する研究
基于多值逻辑的图像处理专用处理器的配置研究
- 批准号:
57750338 - 财政年份:1982
- 资助金额:
$ 1.92万 - 项目类别:
Grant-in-Aid for Encouragement of Young Scientists (A)