Hardware implementation of ldpc codes using fpga devices
使用fpga设备的ldpc代码的硬件实现
基本信息
- 批准号:366497-2008
- 负责人:
- 金额:$ 0.33万
- 依托单位:
- 依托单位国家:加拿大
- 项目类别:University Undergraduate Student Research Awards
- 财政年份:2008
- 资助国家:加拿大
- 起止时间:2008-01-01 至 2009-12-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
No summary - Aucun sommaire
没有摘要--Aucun Sommaire
项目成果
期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
数据更新时间:{{ journalArticles.updateTime }}
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
Chowdhury, Ariq其他文献
Chowdhury, Ariq的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('Chowdhury, Ariq', 18)}}的其他基金
Wireless body area network system for physiological activity
用于生理活动的无线体域网系统
- 批准号:
384824-2009 - 财政年份:2009
- 资助金额:
$ 0.33万 - 项目类别:
University Undergraduate Student Research Awards
相似海外基金
Implementation of quantum LDPC codes and fault-tolerant logic gates in physical architectures
量子 LDPC 码和容错逻辑门在物理架构中的实现
- 批准号:
2755580 - 财政年份:2022
- 资助金额:
$ 0.33万 - 项目类别:
Studentship
Design and implementation of high-performance LDPC codes
高性能LDPC码的设计与实现
- 批准号:
381696-2009 - 财政年份:2011
- 资助金额:
$ 0.33万 - 项目类别:
Collaborative Research and Development Grants
Field-Programmable Gate Array (FPGA) implementation of Low-Density Parity-Check (LDPC) Codes
低密度奇偶校验 (LDPC) 码的现场可编程门阵列 (FPGA) 实现
- 批准号:
380105-2008 - 财政年份:2010
- 资助金额:
$ 0.33万 - 项目类别:
Industrial Postgraduate Scholarships
Design and implementation of high-performance LDPC codes
高性能LDPC码的设计与实现
- 批准号:
381696-2009 - 财政年份:2010
- 资助金额:
$ 0.33万 - 项目类别:
Collaborative Research and Development Grants
IMPLEMENTATION OF A LOW POWER ANALOG LDPC DECODER USING 65nm CMOS TECHNOLOGY
使用 65nm CMOS 技术实现低功耗模拟 LDPC 解码器
- 批准号:
361548-2009 - 财政年份:2009
- 资助金额:
$ 0.33万 - 项目类别:
Postgraduate Scholarships - Master's
Design and implementation of high-performance LDPC codes
高性能LDPC码的设计与实现
- 批准号:
381696-2009 - 财政年份:2009
- 资助金额:
$ 0.33万 - 项目类别:
Collaborative Research and Development Grants
Field-Programmable Gate Array (FPGA) implementation of Low-Density Parity-Check (LDPC) Codes
低密度奇偶校验 (LDPC) 码的现场可编程门阵列 (FPGA) 实现
- 批准号:
380105-2008 - 财政年份:2009
- 资助金额:
$ 0.33万 - 项目类别:
Industrial Postgraduate Scholarships
IMPLEMENTATION OF A LOW POWER ANALOG LDPC DECODER USING 65nm CMOS TECHNOLOGY
使用 65nm CMOS 技术实现低功耗模拟 LDPC 解码器
- 批准号:
361548-2008 - 财政年份:2008
- 资助金额:
$ 0.33万 - 项目类别:
Postgraduate Scholarships - Master's
Field-Programmable Gate Array (FPGA) implementation of Low-Density Parity-Check (LDPC) Codes
低密度奇偶校验 (LDPC) 码的现场可编程门阵列 (FPGA) 实现
- 批准号:
380105-2008 - 财政年份:2008
- 资助金额:
$ 0.33万 - 项目类别:
Industrial Postgraduate Scholarships
Implementation of a High-Speed LDPC Decoder LSI Based on a Multiple-Valued Full-Duplex Data-Transfer Technique
基于多值全双工数据传输技术的高速LDPC解码器LSI的实现
- 批准号:
18300012 - 财政年份:2006
- 资助金额:
$ 0.33万 - 项目类别:
Grant-in-Aid for Scientific Research (B)