Design Technology Development for Acceleration and Low Power Consumption in Digital Integrated Circuit
数字集成电路加速和低功耗设计技术开发
基本信息
- 批准号:26730029
- 负责人:
- 金额:$ 2.33万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Young Scientists (B)
- 财政年份:2014
- 资助国家:日本
- 起止时间:2014-04-01 至 2017-03-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
项目成果
期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Technology Mapping Method for Low Power Consumption and High Performance in General-Synchronous Framework
通用同步架构下低功耗高性能的技术映射方法
- DOI:
- 发表时间:2015
- 期刊:
- 影响因子:0
- 作者:Junki KAWAGUCHI;Yukihide KOHIRA
- 通讯作者:Yukihide KOHIRA
Technology Mapping Method Using Integer Linear Programming for Low Power Consumption and High Performance in General-Synchronous Framework
通用同步架构下低功耗高性能整数线性规划技术映射方法
- DOI:10.1587/transfun.e99.a.1366
- 发表时间:2016
- 期刊:
- 影响因子:0
- 作者:Junki KAWAGUCHI;Hayato MASHIKO;Yukihide KOHIRA
- 通讯作者:Yukihide KOHIRA
一般同期方式における低電力化と高速化を実現するためのテクノロジーマッピング手法
在通用同步方法中实现更低功耗和更高速度的技术映射方法
- DOI:
- 发表时间:2014
- 期刊:
- 影响因子:0
- 作者:川口純樹;小平行秀
- 通讯作者:小平行秀
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
Kohira Yukihide其他文献
Post-Silicon Delay Tuning Method for Power Reduction considering Yield Improvement
考虑良率提高的硅后延迟调谐方法以降低功耗
- DOI:
- 发表时间:
2017 - 期刊:
- 影响因子:0
- 作者:
Mashiko Hayato;Kohira Yukihide - 通讯作者:
Kohira Yukihide
A fast maximum delay estimation method for specified yield by statistical static timing analysis.
通过统计静态时序分析实现指定良率的快速最大延迟估计方法。
- DOI:
- 发表时间:
2007 - 期刊:
- 影响因子:0
- 作者:
Furuya Hiroki;Kohira Yukihide;T. Atsushi - 通讯作者:
T. Atsushi
Kohira Yukihide的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('Kohira Yukihide', 18)}}的其他基金
Development of Design Methodology for LSI Circuits with Tolerance for Delay Variation and Aging
具有延迟变化和老化容限的LSI电路设计方法的开发
- 批准号:
17K12661 - 财政年份:2017
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
相似海外基金
様々な無線回線を活用可能なOFDM伝送システムにおける広域化・低消費電力化の追求
在可利用各种无线线路的 OFDM 传输系统中追求更广的覆盖范围和更低的功耗
- 批准号:
24K07474 - 财政年份:2024
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
三次元磁石構造による自己保持型磁気光学光スイッチの低消費電力化
利用三维磁结构的低功耗自保持磁光光开关
- 批准号:
24KJ1056 - 财政年份:2024
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for JSPS Fellows
低消費電力化のための新規アクチュエータ構造を有する自走型カプセル内視鏡の開発
开发具有新型执行器结构的自走式胶囊内窥镜,以降低功耗
- 批准号:
24K21136 - 财政年份:2024
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Early-Career Scientists
通信機の超低消費電力化に向けた窒化ガリウム系高周波トランジスタの開発
开发用于通信设备超低功耗的氮化镓基高频晶体管
- 批准号:
22KJ1532 - 财政年份:2023
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for JSPS Fellows
形状磁気異方性を用いた磁壁構造制御によるスピン軌道トルク磁壁駆動の低消費電力化
利用形状磁各向异性控制磁畴壁结构来降低自旋轨道扭矩磁畴壁驱动的功耗
- 批准号:
23K19199 - 财政年份:2023
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Research Activity Start-up
繰り返し送信方式の新提案とその広域化・低消費電力化効果の理論的解明及び実験検証
重复传输方法的新提出及其更广范围和更低功耗效果的理论阐述和实验验证
- 批准号:
21K04060 - 财政年份:2021
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
特性ばらつきの自律補償技術とそれを活用したLSIの低消費電力化手法に関する研究
特性变化自主补偿技术及利用该技术降低LSI功耗的方法研究
- 批准号:
13J06432 - 财政年份:2013
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for JSPS Fellows
純スピン流注入書き込み技術の低消費電力化と次世代スピンデバイスへの応用
纯自旋电流注入写入技术的低功耗及其在下一代自旋器件中的应用
- 批准号:
13J02733 - 财政年份:2013
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for JSPS Fellows
学生実験で使用するネットワークサーバの構築と低コスト低消費電力化について
学生实验用网络服务器的构建及降低成本和功耗
- 批准号:
18918009 - 财政年份:2006
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Encouragement of Scientists
高信頼化と低消費電力化の両立を目的とした環境適応型プロセッサに関する研究
环境自适应处理器研究,旨在实现高可靠性和低功耗
- 批准号:
17680005 - 财政年份:2005
- 资助金额:
$ 2.33万 - 项目类别:
Grant-in-Aid for Young Scientists (A)














{{item.name}}会员




