Synthesis of Full Hardware Implementation of RTOS-Based Systems
基于 RTOS 的系统的全硬件实现综合
基本信息
- 批准号:19H04081
- 负责人:
- 金额:$ 8.32万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Scientific Research (B)
- 财政年份:2019
- 资助国家:日本
- 起止时间:2019-04-01 至 2022-03-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
项目成果
期刊论文数量(21)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
RTOS 利用システムのフルハードウェア化における優先度継承ミューテックスの実装
全硬件RTOS系统中优先级继承互斥锁的实现
- DOI:
- 发表时间:2023
- 期刊:
- 影响因子:0
- 作者:志賀光;石浦菜岐佐
- 通讯作者:石浦菜岐佐
Compact FPGA Implementation of Popcounter for BNN Using Linear Feedback Shift Register
使用线性反馈移位寄存器的紧凑型 FPGA 实现 BNN 的 Popcounter
- DOI:
- 发表时间:2021
- 期刊:
- 影响因子:0
- 作者:六車伊織;石浦菜岐佐;安堂拓也;冨山宏之;神原弘之;N. Ishiura and R. Saimyoji
- 通讯作者:N. Ishiura and R. Saimyoji
Binary Synthesis Using High-Level Synthesizer as its Back-End
使用高级合成器作为后端的二进制合成
- DOI:
- 发表时间:2022
- 期刊:
- 影响因子:0
- 作者:R. Nakamichi;S. Kishimoto;N. Ishiura;and T. Kondo
- 通讯作者:and T. Kondo
汎用高位合成系をバックエンドとする RISC-V 機械語からのバイナリ合成
使用通用高级综合系统作为后端,从 RISC-V 机器语言进行二进制综合
- DOI:
- 发表时间:2021
- 期刊:
- 影响因子:0
- 作者:中道凌;石浦菜岐佐;近藤匠
- 通讯作者:近藤匠
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
Ishiura Nagisa其他文献
Exploration of Address Offsets of Basic Blocks for Cache Hit Ratio Improvement
基本块地址偏移提高缓存命中率的探索
- DOI:
- 发表时间:
2015 - 期刊:
- 影响因子:0
- 作者:
Goto Junya;Ishiura Nagisa - 通讯作者:
Ishiura Nagisa
Binary Synthesis from RISC-V Executables
RISC-V 可执行文件的二进制综合
- DOI:
- 发表时间:
2020 - 期刊:
- 影响因子:0
- 作者:
Hamana Shoki;Ishiura Nagisa - 通讯作者:
Ishiura Nagisa
Full Hardware Synthesis of FreeRTOS-Based Systems
基于 FreeRTOS 的系统的全硬件综合
- DOI:
- 发表时间:
2020 - 期刊:
- 影响因子:0
- 作者:
Nakano Wakako;Ishiura Nagisa;Tomiyama Hiroyuki;Kanbara Hiroyuki - 通讯作者:
Kanbara Hiroyuki
Ishiura Nagisa的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('Ishiura Nagisa', 18)}}的其他基金
Interrupt handling and dynamic scheduling for binary synthesis
二进制综合的中断处理和动态调度
- 批准号:
16K00088 - 财政年份:2016
- 资助金额:
$ 8.32万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
相似海外基金
エッジAIサーバ向けリアルタイムスケジューリング
边缘AI服务器实时调度
- 批准号:
23K11030 - 财政年份:2023
- 资助金额:
$ 8.32万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
リアルタイムシステム応用のためのフォグ上ビッグデータ管理フレームワーク
面向实时系统应用的雾大数据管理框架
- 批准号:
22F22069 - 财政年份:2022
- 资助金额:
$ 8.32万 - 项目类别:
Grant-in-Aid for JSPS Fellows
Research on flexible and secure data communication methods for autonomous driving system
自动驾驶系统灵活安全的数据通信方法研究
- 批准号:
22K11952 - 财政年份:2022
- 资助金额:
$ 8.32万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
IoTデバイスのための組込みアプリケーションへの自動適応化技術
物联网设备嵌入式应用的自动适配技术
- 批准号:
19K11873 - 财政年份:2019
- 资助金额:
$ 8.32万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
A Time-Triggered Distributed Computing Environment for Heterogeneous Distributed Embedded Control Systems
异构分布式嵌入式控制系统的时间触发分布式计算环境
- 批准号:
15K00084 - 财政年份:2015
- 资助金额:
$ 8.32万 - 项目类别:
Grant-in-Aid for Scientific Research (C)