動作合成を用いた高性能LSIの設計手法の開発

使用行为综合开发高性能LSI设计方法

基本信息

  • 批准号:
    08J04590
  • 负责人:
  • 金额:
    $ 1.15万
  • 依托单位:
  • 依托单位国家:
    日本
  • 项目类别:
    Grant-in-Aid for JSPS Fellows
  • 财政年份:
    2008
  • 资助国家:
    日本
  • 起止时间:
    2008 至 2010
  • 项目状态:
    已结题

项目摘要

(1)動作合成によって自動合成される回路の面積・性能は,回路中に挿入されるマルチプレクサに大きく依存する.マルチプレクサ挿入を最小化するよう,入力の動作記述を変換する手法を提案した.更に,クロック時間制約を満たしつつ,マルチプレクサの面積を考慮した回路面積最小化手法を提案した.これらの研究を統合することにより,効果的にマルチプレクサが削減され,動作合成がより実用的なものになると期待される.(2)昨年度までに提案した,大規模動作記述からハードウェアを動作合成する際の動作記述分割手法,及び,(1)のマルチプレクサ挿入を削減する動作記述の変換手法をまとめ,国際会議の招待講演として発表した.現在の動作合成では,特に大規模動作記述から動作合成する際に,生成される回路の面積や性能が,人手で設計したものに劣るという問題があった.上記の研究は,この問題を解決し,現在の動作合成技術を大幅に改善できるものと期待される.(3)近年,LSI回路のソフトエラーに対する堅牢性改善は,大きな課題として着目されている.ソフトエラーによる故障タイミングを考慮した.動作合成中のスケジューリング手法を提案した,従来手法(物理設計や論理合成)に比べ,高い抽象度でソフトエラーの影響を考慮することで,より効率良く,堅牢なシステムを開発可能になる.(4)多くのCベース動作合成が入力とする標準Cプログラムより,更に抽象度が高い,ソフトウェアコンポーネントからのHW/SW強調設計手法を確立した.より抽象度が上がることで,更にHW/SWの設計が容易になるものと期待される.
(1) automatic synthesis of the performance of the circuit, which is highly dependent on the performance of the loop. Please tell me how to minimize the problem, and record the action of the action. In other words, we need to discuss the time limit, and the proposal for minimizing the loop surface. In the system of research and research, the results of the research system are in order to improve the performance of the system, and the system is expected to be used to synthesize the information system. (2) yesterday, we proposed a proposal, a large-scale model record, a description of the synthesis process, and a description of the synthesis process. (1) the action will be recorded, and the international conference will entertain you and perform the table. Now, large-scale mode actions are used to record the synthetic performance of the system, and the performance of the loop is generated, and the manual design is used to analyze the problem. In the last part of the study, the problem has been solved, and now the synthetic technology is greatly improved. (3) in recent years, LSI loops have improved their fastness, and large-scale problems have been focused on. I don't know if there is a fault. In the process of motion synthesis, the proposed method, the method (physical design method), the high degree of abstractness, the high degree of abstraction, and the high degree of abstraction.

项目成果

期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Embedded System Covalidation with RTOS Model and FPGA
嵌入式系统与 RTOS 模型和 FPGA 的协同验证
The CHStone Benchmark Suite for Practical C-based High-Level Synthesis
用于实用 C 语言高级综合的 CHStone 基准套件
  • DOI:
  • 发表时间:
    2008
  • 期刊:
  • 影响因子:
    0
  • 作者:
    松葉俊信;冨山宏之;本田晋也;高田広章;Yuko Hara
  • 通讯作者:
    Yuko Hara
Proposal and Quantitative Analysis of the CHStone Benchmark Program Suite for Practical C-based High-level Synthesis
  • DOI:
    10.2197/ipsjjip.17.242
  • 发表时间:
    2009-10
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Yuko Hara-Azumi;H. Tomiyama;S. Honda;H. Takada
  • 通讯作者:
    Yuko Hara-Azumi;H. Tomiyama;S. Honda;H. Takada
Behavioral Partitioning with Exploiting Function-Level Parallelism
利用函数级并行性的行为分区
  • DOI:
  • 发表时间:
    2008
  • 期刊:
  • 影响因子:
    0
  • 作者:
    Y. Hara;H. Tomiyama;S. Honda;H. Takada;K. Ishii
  • 通讯作者:
    K. Ishii
CHStone: A benchmark program suite for practical C-based high-level synthesis
{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

数据更新时间:{{ journalArticles.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ monograph.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ sciAawards.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ conferencePapers.updateTime }}

{{ item.title }}
  • 作者:
    {{ item.author }}

数据更新时间:{{ patent.updateTime }}

原 祐子 (2008, 2010)其他文献

原 祐子 (2008, 2010)的其他文献

{{ item.title }}
{{ item.translation_title }}
  • DOI:
    {{ item.doi }}
  • 发表时间:
    {{ item.publish_year }}
  • 期刊:
  • 影响因子:
    {{ item.factor }}
  • 作者:
    {{ item.authors }}
  • 通讯作者:
    {{ item.author }}

相似海外基金

高位合成を用いた融合型ニューラルネットワークアクセラレータの自動生成
使用高级综合自动生成融合神经网络加速器
  • 批准号:
    24K14879
  • 财政年份:
    2024
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
楕円曲線を用いる公開鍵暗号のハードウェア高位合成実装の研究
椭圆曲线公钥密码硬件高级综合实现研究
  • 批准号:
    22K12030
  • 财政年份:
    2022
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for Scientific Research (C)
高精度と高性能を両立するオーバークロッキング近似計算回路の高位合成
高阶综合超频近似计算电路,兼具高精度与高性能
  • 批准号:
    21K19776
  • 财政年份:
    2021
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for Challenging Research (Exploratory)
副作用を扱うGoI意味論の確立と、高位合成技術・確率的プログラミングへの応用
建立处理副作用的 GoI 语义及其在高级综合技术和随机编程中的应用
  • 批准号:
    16J06849
  • 财政年份:
    2016
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for JSPS Fellows
遅延変動に耐性を有する集積回路の高位合成に関する研究
具有延迟变化容限的集成电路高级综合研究
  • 批准号:
    09J10470
  • 财政年份:
    2009
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for JSPS Fellows
テスト容易性を考慮した高位合成に関する研究
考虑可测试性的高级综合研究
  • 批准号:
    98J08598
  • 财政年份:
    1998
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for JSPS Fellows
条件分岐と繰り返し構造を含む動作記述からの高位合成手法に関する研究
基于行为描述(包括条件分支和重复结构)的高级综合方法​​研究
  • 批准号:
    08780272
  • 财政年份:
    1996
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for Encouragement of Young Scientists (A)
アレー型ア-ギテクチャを有する並列信号処理システムの高位合成
具有阵列架构的并行信号处理系统的高级综合
  • 批准号:
    07750405
  • 财政年份:
    1995
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for Encouragement of Young Scientists (A)
構成要素の詳細情報に基づく大規模集積回路の高位合成に関する研究
基于器件详细信息的大规模集成电路高级综合研究
  • 批准号:
    06780255
  • 财政年份:
    1994
  • 资助金额:
    $ 1.15万
  • 项目类别:
    Grant-in-Aid for Encouragement of Young Scientists (A)
{{ showInfoDetail.title }}

作者:{{ showInfoDetail.author }}

知道了