Optimum merging and VLSI implementation of clocking schemes for a next generation ubiquitous processor
下一代通用处理器时钟方案的最佳合并和 VLSI 实现
基本信息
- 批准号:24500052
- 负责人:
- 金额:$ 3.41万
- 依托单位:
- 依托单位国家:日本
- 项目类别:Grant-in-Aid for Scientific Research (C)
- 财政年份:2012
- 资助国家:日本
- 起止时间:2012-04-01 至 2015-03-31
- 项目状态:已结题
- 来源:
- 关键词:
项目摘要
项目成果
期刊论文数量(0)
专著数量(0)
科研奖励数量(0)
会议论文数量(0)
专利数量(0)
Optimum Design of the Execution Stage of Embedded Processors
嵌入式处理器执行阶段的优化设计
- DOI:10.1109/iscit.2012.6380957
- 发表时间:2012
- 期刊:
- 影响因子:0
- 作者:Masa-aki Fukase;Atsushi Kurokawa;Kouhei Ichinohe;and Tatsuya Takaki
- 通讯作者:and Tatsuya Takaki
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
数据更新时间:{{ journalArticles.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ monograph.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ sciAawards.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ conferencePapers.updateTime }}
{{ item.title }}
- 作者:
{{ item.author }}
数据更新时间:{{ patent.updateTime }}
FUKASE Masaaki其他文献
FUKASE Masaaki的其他文献
{{
item.title }}
{{ item.translation_title }}
- DOI:
{{ item.doi }} - 发表时间:
{{ item.publish_year }} - 期刊:
- 影响因子:{{ item.factor }}
- 作者:
{{ item.authors }} - 通讯作者:
{{ item.author }}
{{ truncateString('FUKASE Masaaki', 18)}}的其他基金
Double cipher hardware scheme for next generation ubiquitous communication and VLSI implementation
用于下一代普适通信和VLSI实现的双密码硬件方案
- 批准号:
21500048 - 财政年份:2009
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
相似海外基金
Development of a High-Speed and Low-Power IPS Processor Capable of Dynamic and Automatic Generation of Decision Tree Circuits
开发能够动态自动生成决策树电路的高速低功耗IPS处理器
- 批准号:
22K12032 - 财政年份:2022
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Development of Machine learning IPS processor with ASIC-FPGA Co-design and Wave Pipelining
使用 ASIC-FPGA 协同设计和 Wave Pipelined 开发机器学习 IPS 处理器
- 批准号:
19K11969 - 财政年份:2019
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Development of IPS Processors for High-Speed, Low-Power Design with Self-Restoration Function and Protection of Targeted Attacks
开发具有自恢复功能和针对性攻击保护的高速、低功耗设计的 IPS 处理器
- 批准号:
16K00179 - 财政年份:2016
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Scientific Research (C)
Design Space Exploration of Future Microprocessors using the post CMOS devices
使用后 CMOS 器件的未来微处理器的设计空间探索
- 批准号:
15K12000 - 财政年份:2015
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Challenging Exploratory Research
Development of the Reconfigurable Host-Based IPS Processor with the Multiplexed Data Bus
具有复用数据总线的可重构主机IPS处理器的开发
- 批准号:
23700068 - 财政年份:2011
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
Development of aHost-Based IPS Processor with a Reconfigurable Logic for High-Speed and Low-Power Operations
开发具有可重构逻辑的基于主机的 IPS 处理器,以实现高速和低功耗操作
- 批准号:
21700064 - 财政年份:2009
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
Low-Power FPGA Based on Fine-grained Autonomous Supply-Voltage Control
基于细粒度自主电源电压控制的低功耗 FPGA
- 批准号:
21700052 - 财政年份:2009
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
Designing of Ultra High-Speed and Compact Variable Latency PipelinedArithmetic Units
超高速紧凑型可变延迟流水线运算单元的设计
- 批准号:
19700037 - 财政年份:2007
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
ビットレベル並列性を利用したウェーブパイプライン化低電力小型演算器の設計
采用位级并行的波流水线低功耗紧凑运算单元设计
- 批准号:
18700040 - 财政年份:2006
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Young Scientists (B)
ウェーブパイプラインのための等遅延回路の新設計手法に関する研究
波形管道等延迟电路设计新方法研究
- 批准号:
17700044 - 财政年份:2005
- 资助金额:
$ 3.41万 - 项目类别:
Grant-in-Aid for Young Scientists (B)